發布日期:2022-07-15 點擊率:34
由于Titan同樣基于微捷碼公司的統一數據模型,因而它能夠無縫地與微捷碼公司的Talus數字IC實施、FineSim Pro電路仿真、QuickCap TLx晶體管級提取(同樣在今天發布)以及Quartz DRC 和Quartz LVS物理驗證產品協同工作。其結果就是模擬和數字設計團隊不再單獨工作,而是能夠對彼此的設計空間有一個清晰的了解。
微捷碼公司主席兼首席執行官Rajeev Madhavan 先生表示:“Titan平臺的發布標志著微捷碼發展歷程中的又一個重要的里程碑,實現了IC設計中的游戲變換優勢,”他進一步強調:“通過面向數字設計的Talus和面向混合信號設計的Titan平臺,我們已經達到了之前電子設計自動化行業從未向芯片設計師們提供的整合水平?!?/p>
微捷碼公司定制設計事業部總經理Suk Lee 先生評論道:“模擬/混合信號設計工具已經無法象數字設計工具一樣緊跟摩爾定律的發展步伐,利用這一無與倫比的模擬IP優化以及過程移植、統一的仿真、物理驗證、物理設計和芯片完工修整環境的自動化-以及與數字設計流程的現場整合- Titan在混合信號設計的變革中實現了重大的飛躍?!?/p>
Titan:模擬/混合信號設計領域的重大突破
當前,模擬設計流程及其團隊與數字工作是完全隔離的。模擬集成電路很大程度上仍然是全部定制,而且需要艱辛的手工草圖繪制。除了成本相當耗時、易于出錯之外,晶體管級(transistor-level)的設計風格也不允許將現有的設計輕松地移植到新的代工廠或新的工藝過程/技術節點。相反,此類設計的有效移植需要從頭開始進行電路重新實施。而通過Titan平臺,模擬設計師們就能夠將自己的專業知識應用于第一電路拓撲的定義,但移植到新的節點將更為方便。
閃電般的自動化芯片完工修整以及與數字實施的現場整合
在傳統的流程中,芯片完工修整(chip finishing) — 設計中的數字和模擬模塊已經完成協同的布置和布線 — 是需要手工干預、相當耗時的一項工作。Titan的芯片完工修整是平臺中首先發布的產品,提供了完整的、自動化的芯片完工修整功能。 快速的、高容量的系統將混合信號平面規劃圖與Talus的布局和布線功能整合為一。它能夠輕松、熟練地處理最大規模的設計,通過一個有效的、基于約束的方法自動化模擬網絡和特殊網絡布線,通過與Talus、Quartz DRC 和 Quartz LVS的現場交互界面,使所有的混合信號平面規劃圖能夠立即用于物理和時序驗證簽核分析。Titan的芯片完工修整能夠實施同時影響模擬和標準單元組件的階段晚期的工程變更命令(ECOs),而不會導致嚴重的延期。
高效率的全芯片電路仿真
利用業界領先的電路仿真器FineSim,以及堪稱業界黃金標準的寄生提取工具QuickCap TLx,Titan提供了一個整合的仿真環境。對于真正的混合信號設計,FineSim接口也允許全芯片的電路仿真,使得設計中的模擬部分實現了SPICE 級準確率,設計中的數字部分實現了fast SPICE 級的準確率。在將芯片交付硅片生產之前,這一特性確保了模擬/數字接口的有效仿真和校驗。
Titan 芯片完工修整功能目前已經面市。欲獲得關于微捷碼公司如何整合模擬和數字設計以加速混合信號設計的開發,請訪問 ,下載白皮書“Titan 統一的、自動化的、全芯片混合信號設計解決方案”。