發布日期:2022-07-15 點擊率:29
基于FPGA的ESL解決方案供應商思爾芯日前發布了“革命性的”TAI IP技術,據稱可保證IP或者SoC設計提前3至6個月時間上市。
尚在專利申請過程中的TAI IP(Testable, Analyzable, and Integratable)互連技術,使SoC的設計能使用即插即用的IP模塊。這不僅加速了設計與驗證流程,而且使軟件開發與系統設計同步開始。此外,即插即用的IP模塊是加密模塊,使IP供應商能以新的方法廣泛的發布IP而無需擔心反向破解。
S2C公司董事長兼執行長Thomas Huang:“電子硬件研發依賴于架構、元件、ASSP、IP模塊以及SoC等等,而軟件研發依賴穩定的硬件和運行環境。所以,原型樣機是任何電子產品開發過程中必不可少的步驟;原型樣機提供一個給客戶的早期硬件開發演示平臺,并提供軟件開發人員一個先于最終硬件產品的實現平臺。”
他接著指出:“在反復迭代的設計過程中,從產品概念到硬件原型樣機的步驟通常要被重復許多次。我們認為這個步驟是開發過程的瓶頸,并打算解決這個瓶頸,因為這個步驟只是一個與產品研發本身無關的非常耗時的設計表現平臺的轉移。為了加速研發,設計師必須能方便的使用IP和快速的搭建原型樣機,使硬件和軟件共同工作從而證明系統功能的正確。TAI IP技術以及我們的基于FPGA的ESL設計解決方案是能達到這個目的的突破性技術。已經采用我們技術的當前Beta合作伙伴保守的估計新技術幫助節省研發時間至少3至6個月。”
TAI IP技術是由思爾芯公司的共同創始人Thomas Huang和Mon-Ren Chene開發,Mon-Ren Chene為思爾芯公司的工程副總裁。他們各自擁有超過20年的設計工程經驗并具有廣泛的系統設計以及基于FPGA的原型樣機背景。